Synopsys ha anunciado las soluciones Ultra Ethernet y UALink IP para satisfacer la demanda de interconexiones de aceleradores de IA y HPC de alto ancho de banda y baja latencia.

La solución Ultra Ethernet IP permitirá hasta 1,6 Tbps de ancho de banda para conectar hasta un millón de puntos finales, mientras que la solución IP UALink (Ultra Accelerator Link) ofrecerá un rendimiento de hasta 200 Gbps por carril, conectando hasta 1.024 aceleradores.

Ultra Ethernet y UALink IP se basan en las ofertas de IP Ethernet 1.6T y IP PCIe 7.0 de Synopsys , que se lanzaron en febrero y junio, respectivamente.

El protocolo Ultra Ethernet proporciona una forma de reducir la latencia de cola en las redes, mientras que la oferta UALink es un protocolo de escalabilidad que permitirá que más de 1000 aceleradores se conecten entre sí como un solo clúster.

En declaraciones a DCD antes del anuncio, Priyank Shukla, gerente principal de productos para interfaz IP en Synopsys, dijo que la IP incluye el controlador, la capa física y la IP de verificación, lo que la convierte en la primera solución completa de la industria.

“Ambos protocolos, Ultra Ethernet y Ultra Accelerator Link, proporcionan un estándar abierto para conectar aceleradores a una escala muy grande”, dijo, y explicó que para 2030, se estima que el 70 por ciento de todo el cómputo será para el entrenamiento de aceleradores de IA.

“Realmente necesitamos interconexiones eficientes para esa infraestructura y ambos protocolos juntos brindan una tecnología de interconexión muy eficiente, tanto en términos de consumo de energía como de ancho de banda y sensible a la latencia para redes de acelerador a acelerador”.

Synopsys afirma que hasta la fecha, más de 5.000 clientes, incluidos AMD, Astera Labs, Juniper Networks, Tenstorrent y Xconn, han realizado grabaciones exitosas utilizando Ethernet y PCIe IP de la empresa.

Si bien este lanzamiento brinda a los clientes 18 meses para desarrollar productos que funcionen con estos protocolos, Shukla dijo que se espera que la tecnología respalde los requisitos de las interconexiones del acelerador de IA hasta 2030.

“Estos dispositivos resolverán el problema durante los próximos seis años, aunque podría haber algunos avances con respecto al modelo y tal vez se pueda implementar esto de manera más eficiente. Por ahora esto proporciona una hoja de ruta, sin embargo, la próxima generación de estos arquitectos ya está planificada... que abordará las necesidades futuras también”.

Está previsto que la solución Synopsys Ultra Ethernet IP, que incluye MAC y PCS, PHY e IP de verificación, esté disponible durante la primera mitad de 2025. Está previsto que la solución Synopsys UALink IP, que incluye controlador, PHY e IP de verificación, esté disponible durante la segunda mitad de 2025.